自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

君陌的博客

人工智能神经网络小白学生

  • 博客(45)
  • 资源 (26)
  • 收藏
  • 关注

原创 操作系统——考点汇总

首先,加上各个章节的博客目录:一、导论二、操作系统结构三、进程四、线程五、CPU调度六、进程同步七、死锁八、内存管理九、虚拟内存十、大容量存储器十一、I/O系统十二、文件系统接口十三、文件系统实现一、导论这一章只是一个引导性的章节,所以重点很杂很懂,在这里只是进行简单的梳理,具体还需要去自行查看。1、操作系统定义:共同的控制和分配I/O设备资源的功能集合所组成的软件...

2019-12-31 20:31:25 3135 1

原创 电路分析——模拟卷

偶然发现自己有一套卷子,写一下写一下:一、填空题1、解:2、解:3、解:4、解:5、解:6、解:7、解:8、解:二、解答题解:三、解答题解:四、解答题解:五、解答题解:六、解答题解:注意,第六题有更简单的方法,我这个方法太麻烦了,不建议采用...

2019-12-30 13:49:57 1887

原创 电路分析——解题方法

首先,看一下我们这一个学期都学了些什么:1、KCL,KVL:基尔霍夫定律2、网孔分析法:3、节点分析法:其中网孔法与节点法需要注意格式!!!4、互易定理:这个用的比较少,可以不考虑5、叠加定理:简单地讲就是独立源的作用相互独立且可叠加,注意电压源置零为导线,电流源置零为断开6、置换定理:这个用的比较少,用的更多的是下面的戴维南定理和诺顿定理7、戴维南定理:二端网络可换为电压源与电阻...

2019-12-28 20:51:01 2897 1

原创 电路分析——1~8章题目详解

第一章T1-3:这道题,主要考察关联方向,直接计算就可以了同上同上同上T1-10这道题,首先需要判断好关联方向,然后需要一点KCL的知识T1-13对四个元件分别进行判断,需要用到关联方向以及VCR的部分T1-14这道题,首先需要设置参考方向,然后根据KVL和VCR求得电压值,然后计算功率:T1-16这道题首先需要确定方向,然后对于各个节点,...

2019-12-28 20:05:31 2486 1

原创 微电子电路——期末总结

此为本人为微电子电路期中考试所写总结,内容涵盖《大规模集成电路原理与设计》前三章,较为详实,仅供参考。有关于例题可以看一看我的另一篇博客微电子电路——例题总结一、绪论1、时间轴:1946第一台计算机诞生(bell lab)1947年晶体管发面,代替电子管1958第一个半导体集成电路诞生(TI实验室)1959硅平面工艺的单片集成电路1960第一个mos管诞生1963pmos与nmo...

2019-12-25 22:58:18 3232

原创 组合最优化——期末总结

这次,我绝对不会再做预测了,绝不可能被打脸一、基本概念:1、组合最优化:又称为离散最优化通过对数学方法的研究去寻找离散事件的最优编排、分组、次序或筛选等。可用数学模型表述为:min f(x)s.t. g(x)≥0,x ∈ D2、组合最优化问题:在给定有限集合的所有具备某些特性的子集族中,寻找使某种指标达到最优的子集的问题。3、组合最优化问题的目标通常是从组合问题的可行解集中求出最优解...

2019-12-25 00:20:44 3181 1

原创 电路分析期末总结

本人正好在准备第九周的期中考试,在复习时写出这个总结,仅为准备考试使用,逻辑线不强,记录一下自己的学习历程,有很多的个人见解,谨慎阅读。一、集总参数电路中电压与电流的约束关系:1、关联参考方向电流参考方向与电压参考方向一致。其中电压的参考方向是由(+)指向(-)。在计算题目的时候需要规定好所有的元件的电压与电流的方向,计算出来的数值(无论正负)才有意义。所有关联方向下的物理定律都是正的(原...

2019-12-23 20:15:48 3943 2

原创 30天自制操作系统——自写设计

写在前面:这是我在学习了一个学期的《30天自制操作系统》之后,用了差不多一个周的时间,所写出来的一个纸娃娃操作系统,有一个小的开机动画,可以输入密码,然后有一个小的画图程序。现在把他写出来,只是为了记录这一个学期的学习经历吧,至少证明自己学有所成,所有所获。一、实验环境硬件环境:计算机,无特殊配置要求软件环境:QEMU虚拟机、批处理文件、相关编译工具等语言环境:C语言、汇编语言二、功能介...

2019-12-23 13:35:35 2824 3

原创 操作系统概念逻辑线(下)

书接上回,上次我们讲逻辑线讲到了进程和线程的管理调度。上文说到,只有一个程序被装入和内存才能够执行,并被称为进程,可问题来了,内存就这么大,我们如何讲一个程序装入内存呢?这里,就是上文我们所讲到的长期调度程序的作用了,他会选择将哪一个进程放入到内存。可如何放入呢?我们首先想到,我们可以将进程的全部代码与数据放入内存中,这样,在运行的时候其本身的速度会快很多,这就是我们的第八章:内存管理。但...

2019-12-22 17:49:56 3092

原创 HNU君陌:写点其他的

本文与技术无关前一段时间,为了参加一个书信比赛,写了一封情书,结果到头来却发现,自己没有想要送出去的人,多少有点可笑啊,所以便把这封情书写成博客,权当慰藉吧~灵感来自柳永诗人的《蝶恋花》原诗:伫倚危楼风细细,望极春愁,黯黯生天际。草色烟光残照里,无言谁会凭栏意。拟把疏狂图一醉,对酒当歌,强乐还无味。衣带渐宽终不悔,为伊消得人憔悴。自写:致卿:起风了,你还暖吗?刚刚,天色又暗了,我独...

2019-12-21 14:23:59 1829 1

原创 操作系统概念(十三)——文件系统实现

文件系统提供了在线存储和访问包括数据和程序在内的文件内容的机制,文件系统永久地驻留在外存上,外存可以永久存储大量数据。一、文件系统结构1、磁盘提供大量的外存空间来维持文件系统,磁盘的两个特点,使其成为存储多个文件的方便媒介:①可以原地重写;可以从磁盘上读一块,修改该块,并将它写回到原来的位置②可以直接访问磁盘上的任意一块信息。(随机或顺序方式)2、为了改善I/O效率,内存与磁盘之间的I/...

2019-12-20 21:21:32 1979

原创 操作系统概念(十二)——文件系统接口

这一章讲的很快,我在这里不一定能弄全,希望各位能够进行补充一、文件概念1、操作系统提供了信息存储的统一逻辑接口2、文件是记录在外存上的相关信息的具有名称的集合3、操作系统对存储设备的各种属性加以抽象并且定义了逻辑存储单元(文件),再将文件映射到物理设备上。4、通常,文件表示程序和数据(一)、文件属性1、名称:有些OS区分大小写(如Linux,Unix),有些不区分(如DOS, Win...

2019-12-20 16:02:20 1720

原创 操作系统概念(十一)——I/O系统

写在前面:这一章似乎并不是很重要。当然,坐等打脸OS内核通过设备驱动程序(模块)与I/O子系统链接,驱动为I/O子系统提供了统一设备访问接口,与系统调用API为应用程序与OS之间提供了统一的标准接口一样。一、I/O硬件1、端口:PC与设备的连接点2、总线(PCI):一组线和一组严格定义的可以描述在线上传输信息的协议3、扩展总线:连接串行、并行端口和相对较慢的设备4、控制器:用于操作端口...

2019-12-20 14:43:41 1815 2

原创 操作系统概念(十)——大容量存储器结构

一、简介(一)、磁盘1、一种大容量的外存2、通过在磁片上进行磁记录可以保存信息。每一盘分两个磁面,每个磁面分为多个圆形磁道,每个磁道分为多个扇区,同一个磁臂位置所涵盖的磁道集合构成了柱面3、磁盘所表现的传输速率低于有效的传输速率,是磁头从磁性介质读取比特速率,但不同于os传输块的传输速率(二)、磁带1、通过读写磁头进行磁性读写2、火线:一个借口,将外部设备连接到计算机系统二、磁盘结...

2019-12-19 22:29:48 1884 2

原创 操作系统第九次部分作业题答案

首先声明,这不是标准答案,只是本人的见解与想法;其次,这不是第九章的作业题,而是磁盘管理那一章的;最后,我写这个博客更多是为了记录,类似于笔记,以及希望大牛能帮忙点出错误。题目一:一个磁盘有 5000 个柱面(0 4999)。假定磁头当前在 143 号柱面上,前一个请求是125 号柱面。对于如下请求:86, 458, 920, 1785, 948, 1509, 122, 4210, 130请按...

2019-12-18 20:33:09 2209 1

原创 物联网导论期末总结

本文主要总结一些物联网导论课程的基本概念,为本人个人总结,仅供参考,仅供参考。以下为上半学期1、物联网新兴技术雷达图:代表了物联网的三个发展方向,即硬件(CPU、CPU、DRAM、FPGA、量子计算、类脑芯片)、软件(云计算、边缘分析、有监督学习、无监督学习、深度学习)、连接技术(WLAN、WPAN、蜂窝物联网<2G/3G/4G>、5G、光通信)2、智慧地球:通过在基础设施和制造...

2019-12-17 20:18:00 4800

原创 微电子电路——SRAM

1.SPICE电路结构与网表电路结构:SPICE 网表:*6T_SRAM CMOS.OPTIONS LIST NODE POST.lib 'gd018.l' TT.OP.TRAN 200P 100NMpl vl vr VDD VDD PCH L=1U W=20UMpr vr vl VDD VDD PCH L=1U W=20UMnl vl vr 0 0 NCH L=1U W=...

2019-12-15 18:43:54 2001

原创 30天自制操作系统(day14)

第14天:高分辨率及键盘输入1、内容1:继续测试性能因为在对前一天的程序进行性能检测时,效果并没有达到想要的结果,于是就想再重新检测看下程序的运行结果。发现没有什么不同之后,考虑为啥做了不少修改之后,程序的速度也没有变快。于是考虑到,在前一个程序的改进的地方是消除了移位处理,要想看到程序上的速度有明显变化,应该是进行了大量的移位操作之后,而一直只使用了三个定时器,所以并没有什么不同。因此增...

2019-12-13 15:44:48 1648

原创 操作系统概念(九)——虚拟内存

基本假设:进程的代码与数据部分装入内存一、背景有些情况下不需要将整个程序放入内存:①程序中有处理异常错误条件的代码②数组、链表、表通常分配了比实际所需要的更多的内存③程序某些选项可能很少使用虚拟内存将内存抽象成一个巨大的、统一的存储数组,进而将用户逻辑内存与物理内存分开,逻辑内存的大小不再受限,需要内存管理单元MMU将逻辑页映射到内存的物理页帧,这里只讲请求分页调度。二、请求分页1...

2019-12-11 17:02:06 1791

原创 30天自制操作系统(day13)

第13天:定时器1、内容1:简化字符串显示,a文件夹将类似于这种三步操作:1)涂上背景色2)在上面写字符3)完成刷新因为bootpack.c中出现了很多次如下代码,因此可以制作一个显示函数来使得bootpack.c中的内容进一步的简化,使得这个功能更更方便使用。改写函数:X、y是显示位置的坐标,c是字符颜色,b是背景颜色,s是字符串,l是字符串的长度。这样改写之后,虽然缩短了两...

2019-12-08 14:29:32 1675

原创 30天自制操作系统(day12)

第12天:定时器(1)1、内容1:使用定时器定时器的意思是每隔一段时间就发送一个中断信号给CPU,这样CPU就不需要自己去计量时间。如果不采用定时器会导致程序对时间的管理难度增大,并且不能再使用HLT指令了。因此很有必要采用定时器中断,当使用定时器后,程序只需要以自己的步调处理问题即可,当需要知道时间时,只需要在中断程序中记录定时器中断发生的次数即可。即使CPU处于HLT状态时,也可以通过中断...

2019-12-07 21:57:51 1955

原创 微电子电路——一位全加器

1.SPICE电路结构与网表电路结构图:SPICE网表:*ADDER703.GLOBAL vdd!.OPTIONS LIST NODE POST.OP.TRAN 1N 8u.subckt or3 a b c ym0 net10 a 0 0 nch L=1U W=20Um1 y net10 0 0 nch L=1U W=20Um2 net10 c 0 0 nch ...

2019-12-05 14:40:01 1864

原创 组合最优化——单纯形方法

首先,讲讲思路我们之前通过求基解的方式得到了可行域的极点(可用的极点),而且我们知道在我们所有求到的极点中必定有一个最优解,我们只需要逐个比较就可以了。但有些时候,时间开销会非常大,这种方法并不一定合适。我们于是可以换个思路:若从某一基本可行解出发,每次总是寻求比上一个更“好”的基本可行解,直至找到最优解。这样就可以大大减少计算量,其实这样的思想应用在非常多的地方,比如梯度下降等等。于是...

2019-12-04 17:59:54 1718

原创 组合最优化——线性规划基本定理

要找线性规划的最优解只需在基可行解中选择就可以了,这样将选择的范围控制在有限个。1、定理1设x是标准型线性规划(LP)的可行解,x为(LP)的基可行解的充要条件是,x的正分量对应的系数列向量线性无关。2、定理2:设x是标准型线性规划(LP)的可行解,x为 (LP)的基可行解的充要条件是,x为可行域D的极点我们可以证明其必要性与充分性:必要性:不妨设x=(x1,x2,···,xm,0,...

2019-12-03 19:59:59 1859

原创 30天自制操作系统(day11)

第11天:制作窗口1、内容1:添加一个窗口图层有哪些步骤?(格式:文字说明+对应代码)步骤一:创建描绘窗口的函数。void window(unsigned char* buf, int xsize, int ysize){ static char closebtn[15][17] = { "@@@@@@@@@@@@@@@@@", "@$$$$$$$$$$$$$$$@", "@$...

2019-12-03 15:19:49 1742 1

原创 组合最优化——线性规划

1、线性规划的一般形式min(max) c1x1+c2x2+···+cnxns.t. a11x1+a12x2+···+a1nxn≥(或≤,=)b1 a21x1+a22x2+···+a2nxn(或≤,=)b2 ··· ··· am1x1+am2x2+···+amnxn(或≤,=)bm x1,x2,···,xn≥02、线性规划的标准型min c1x1+c2x2+···+cnxns...

2019-12-03 15:03:50 2101 1

原创 组合最优化——凸集&凸函数

1、凸集:对于一个数集合D,对于其中的任何两个数x和y,构成一个点,以及我们所选的任何实数a,0<a<1,都有a*x+(1-a)*y∈D则证明集合D是一个凸集**性质1:**有限个(或者无限个)凸集的交集为凸集**性质2:**假设D是凸集,β是一个实数,则下面的集合是凸集β*D={y|y=β*x, x∈D}**性质3:**两个凸集的和集是凸集D1+D2={y|y=x+z,x∈D...

2019-12-03 10:57:02 2822

原创 数字电路实验(十九)——CPU综合设计(15)

五、总结首先呢,在这里附上下载资源:CPU1.0版本CPU3.0版本CPU4.0版本CPU5.0版本各位同好可以自行选择下载,具体的下载介绍就不在这里细说了。下面是总结正文:总的来说,在做完前面的四个实验之后,cpu各个组件的实现已经不再是十分困难的存在了,困难的是如何通过sm(指令译码器)将各个部件合理的调用起来,毕竟两个周期,总共就两个上升沿,两个下降沿,一旦有什么不对,结果就很...

2019-12-02 17:31:55 2206 2

原创 数字电路实验(十八)——CPU综合设计(14)

四、系统测试4.1 测试环境采用基于FPGA进行数字逻辑电路设计的方法。采用的软件工具是QuartusII软件仿真平台。4.2 测试代码数据初始值为:A寄存器:11111100B寄存器:00000111C寄存器:01100011D寄存器:00,指向a寄存器测试程序为:00000000 0 无操作11110110 246 将c寄存器中的值移动到b寄存器//MOV111111...

2019-12-02 17:27:53 1796

原创 数字电路实验(十七)——CPU综合设计(13)

12)led部分library ieee;use ieee.std_logic_1164.all;entity led isport(input:in std_logic_vector(7 downto 0):="ZZZZZZZZ"; en:in std_logic; clock:in std_logic; output:out std_logic_vector(7 downto ...

2019-12-02 17:26:17 1188

原创 数字电路实验(十六)——CPU综合设计(12)

11)c部分library ieee;use ieee.std_logic_1164.all;entity c isport(input:in std_logic; en:in std_logic; clock:in std_logic; output:out std_logic:='0');end c;architecture st of c issignal i:std...

2019-12-02 17:25:22 1182

原创 数字电路实验(十五)——CPU综合设计(11)

10)gg部分library ieee;use ieee.std_logic_1164.all;entity gg isport(we:in std_logic; input:in std_logic_vector(7 downto 0); clock:in std_logic; en:in std_logic; output:out std_logic_vector(7 dow...

2019-12-02 17:24:06 1173

原创 数字电路实验(十四)——CPU综合设计(10)

9)ttime部分library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity ttime isport(clock:in std_logic; sm:out std_logic);end ttime;architecture st of ttime issignal s:std...

2019-12-02 17:22:46 1122

原创 数字电路实验(十三)——CPU综合设计(9)

8)SM部分library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity sm isport(input_a,input_b:in std_logic_vector(3 downto 0); sm,clock,c,z:in std_logic; ld_pc:out std_logic;...

2019-12-02 17:21:26 1495

原创 数字电路实验(十二)——CPU综合设计(8)

7)RAM部分纯芯片,无代码:接口设计:address:传入的指令地址数据inclock:时钟信号memenab:总控制信号we,outenab:控制信号dio:数据的输出和写数据的写入功能实现:在地址指令的指导下,读取mif文件中适当位置的数据。并发送给ir中进行存储,简单的讲,其实就是一个非常大的寄存器,可以从外部文件mif中读取数据,写入数据,然后给整个cpu提供控制指令...

2019-12-02 13:11:48 1617 3

原创 数字电路实验(十一)——CPU综合设计(7)

6)PC部分library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity pc isport(LD_PC,IN_PC,clock:in std_logic; input:in std_logic_vector(7 downto 0); sm:in std_logic; output:...

2019-12-02 12:59:44 1215

原创 数字电路实验(十)——CPU综合设计(6)

5)MADD部分library ieee;use ieee.std_logic_1164.all;entity madd isport(madd:in std_logic_vector(1 downto 0); input_0,input_1,input_2:in std_logic_vector(7 downto 0); output:out std_logic_vector(7 ...

2019-12-02 12:58:38 1164

原创 数字电路实验(九)——CPU综合设计(5)

4)LJYW部分library ieee;use ieee.std_logic_1164.all;entity ljyw isport(frl,frr,f:in std_logic; input:in std_logic_vector(7 downto 0); clock:in std_logic; output:out std_logic_vector(7 downto 0);...

2019-12-02 12:56:36 1221

原创 数字电路实验(八)——CPU综合设计(4)

3)JCQ部分library ieee;use ieee.std_logic_1164.all;entity jcq isport(we,clock:in std_logic; raa1,raa0,rwba1,rwba0:in std_logic; input:in std_logic_vector(7 downto 0); led_in:in std_logic:='0'; l...

2019-12-02 12:55:35 1546

原创 数字电路实验(七)——CPU综合设计(3)

2)IR部分library ieee;use ieee.std_logic_1164.all;entity ir isport(input:in std_logic_vector(7 downto 0); clock,id_ir,sm:in std_logic; output_a,output_b:out std_logic_vector(3 downto 0); ir:out s...

2019-12-02 12:54:22 1621

中国道路交通标志训练集(1684p).zip

此为本人在进行智能感知与学习课程学习时所采集的中国部分道路标志的图片,已经打好标签,可以直接用于神经网络的训练。共有1684张,涵盖14种交通标志,后续仍在进行补充 0 禁止左转 1 禁止右转 2 停车让行 3 向左转弯 4 向右转弯 5 向左向右转弯 6 靠右行驶 7 靠左行驶 8 禁止鸣喇叭 9 人行横道 10 允许掉头 11 停车场 12 全程禁停 13 禁止掉头

2020-05-16

计算机系统实验2运算器.zip

这个是运算器实验时我所写的vhdl代码和实验日志,基本上比较详尽的记录了我当时的心路过程,在这里上传上来,算是对我当时学习生活的一个记录,日后可以比较方便的进行查看

2020-03-16

CPU4(success).zip

此为本人为准备CPU设计大综合实验所写的4.0版本代码,也是我最后去进行验收的代码,最终结果是我拿到了满分,不知道各位同好的老师会怎么进行判断

2019-12-02

c++成语接龙代码.rar

本人大一c++学习时间于闲暇时所写代码,并没有什么过多的知识点,只是游乐罢了。

2019-10-28

0-福字生成器.zip

就是简单的一个图片生成,调用了Python中的image库函数就可以,这里是完整的代码和生成的exe文件,可以直接运行,祝愿各位扫福字扫的开心,新年快乐,Python大法好!!!

2020-01-17

数字系统实验训练5.pdf

这是我当初做题时留下来的资料,在这里上传保存,以免以后我可能的资料丢失。好吧,这个资料中包含了很多的题目和讲解,希望各位能够喜欢。

2020-03-18

计算机系统5时序电路.zip

这个是时序电路实验时我所写的vhdl代码和实验日志,基本上比较详尽的记录了我当时的心路过程,在这里上传上来,算是对我当时学习生活的一个记录,日后可以比较方便的进行查看

2020-03-16

计算机系统实验6微程序控制器.zip

这个是微程序控制器实验时我所写的vhdl代码和实验日志,基本上比较详尽的记录了我当时的心路过程,在这里上传上来,算是对我当时学习生活的一个记录,日后可以比较方便的进行查看

2020-03-16

计算机系统实验4数据通路.zip

这个是数据通路实验时我所写的vhdl代码和实验日志,基本上比较详尽的记录了我当时的心路过程,在这里上传上来,算是对我当时学习生活的一个记录,日后可以比较方便的进行查看

2020-03-16

计算机系统3存储器.zip

这个是存储器实验时我所写的vhdl代码和实验日志,基本上比较详尽的记录了我当时的心路过程,在这里上传上来,算是对我当时学习生活的一个记录,日后可以比较方便的进行查看

2020-03-16

计算机系统实验1总线.zip

这个是总线实验时我所写的vhdl代码和实验日志,基本上比较详尽的记录了我当时的心路过程,在这里上传上来,算是对我当时学习生活的一个记录,日后可以比较方便的进行查看

2020-03-16

数字系统实验训练1.pdf

这是我当初做题时留下来的资料,在这里上传保存,以免以后我可能的资料丢失。

2020-03-18

计算机系统实验7microcomputer003.zip

这个是模型机实验时我所写的vhdl代码和实验日志,基本上比较详尽的记录了我当时的心路过程,在这里上传上来,算是对我当时学习生活的一个记录,日后可以比较方便的进行查看

2020-03-16

数字系统实验训练3.pdf

这是我当初做题时留下来的资料,在这里上传保存,以免以后我可能的资料丢失。

2020-03-18

数字系统实验训练2.pdf

这是我当初做题时留下来的资料,在这里上传保存,以免以后我可能的资料丢失。

2020-03-18

c++学习笔记.docx

此为本人大一上学期所记笔记,七万余字,个人感觉比较有用,希望能够帮助到湖大的学弟学妹

2019-10-25

智能控制基础实验频域分析法题目一simulink

智能控制基础实验频域分析法题目一simulink

2021-01-05

智能控制基础实验频域分析法题目二

智能控制基础实验频域分析法题目二

2021-01-05

基于python的音乐播放器

之前写的一个使用python的音乐播放器,可以打开指定文件夹实现本地音乐的播放,但仍有一些小问题没有解决

2020-06-18

马原2复习系统.zip

没有什么,就是为了准备考试所写的一个极其简单的控制台应用,直接打开exe文件就可以,为什么一定要50个啊。。。。

2020-01-04

CPU1(success)部分.zip

这是数字电路实验CPU综合设计的最初版本,能够实现部分功能,预估评分在80~85分左右,各位同好可以自行选择下载

2019-12-01

近代史复习系统.zip

没什么,就是在复习的时候简单写的一个控制台窗口应用罢了,希望能帮助到湖大的一些同学吧,为什么一定要50个字啊。。。

2020-01-04

CPU5(success).zip

此为本人在验收CPU大综合设计实验之后所写的5.0版本,貌似是换了一种构架,写成了另一幅模样吧,具体我也不清楚,年代有点久远了

2019-12-02

CPU3(success).zip

此为本人在准备CPU设计大综合实验的时候所写下的3.0版本CPU,也是第二个能够完整运行的CPU,可以跑通所有的指令,预估评分在90上下吧

2019-12-02

翻译-Concept of software interface for BCI-BCI系统软件接口的概念.docx

非常初级的入门材料,建议想要了解BCI脑机接口技术基本内容的同学阅读下载

2020-05-19

翻译-BCI2000 - A General-Purpose Brain-Computer Interface (BCI) System-一种通用的脑机接口系统

一篇很经典的文章的翻译,很适合入门和初学者,也是我阅读的第二篇外文论文

2020-05-19

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人 TA的粉丝

提示
确定要删除当前文章?
取消 删除